Особенности:
- 10 бит при 4 ГС/с
- Аналоговые входы на коаксиальных разъемах MCX (50 Ом, несимметричные)
- 2 канала, модуль 6U VME64X шириной в 1 модуль
- Динамический диапазон 1 входного сигнала Vpp с программируемой регулировкой смещения по постоянному току
- Регистратор сигналов с отметкой времени
- Объем буфера памяти: 7,2 МС/ч или 57,6 МС/ч
- Программируемый размер события и настройка после запуска
- Интерфейсы связи VME64 (совместимый с VME64X) и оптической линии связи
- Функции многоплатной синхронизации
- 16 программируемых модулей ввода-вывода LVDS
- Возможность последовательного подключения
- Совместим с библиотеками CAEN WaveDump, C и LabVIEW
Описание:
CAEN Mod.VX1761 - это цифровой преобразователь сигналов CAEN с самой высокой частотой дискретизации флэш-АЦП (10 бит при 4 ГГЦ/с).
Он может быстро записывать сигналы от быстродействующих органических, неорганических и жидких сцинтилляторов, подключенных к ФЭУ или кремниевым фотоумножителям, алмазным детекторам и другим устройствам, и сохранять их с высокой эффективностью и точностью для расширенного анализа времени в автономном режиме. На получение данных может быть наложено внешнее вето. Несколько плат могут быть синхронизированы для создания сложных систем.
Поток данных записывается в кольцевой буфер памяти с независимым доступом для чтения/записи, что сокращает время простоя процесса сбора данных. Сбор данных полностью контролируется программным обеспечением CAEN WaveDump, которое управляет настройками, строит графики и сохраняет формы сигналов. Библиотеки и демонстрационное программное обеспечение на C и LabVIEW доступны для интеграции и настройки конкретных систем сбора данных.
VX1761 поставляется в форм-факторе VME64X с 2 входными каналами. Связь с платой осуществляется через интерфейсы VMEbus и Optical Link.
Технические параметры:
главный
Форм-фактор
шириной в 1 единицу, 6U VME64X
Каналы АНАЛОГОВОГО ВВОДА
2 канала несимметричных
Импеданс
Разъем 50 Ом
MCX
Полный диапазон частот
Ширина полосы частот 1 VPP
1 ГГц
Смещение
Программируемый ЦАП для регулировки смещения по постоянному току в полномасштабном диапазоне
Разрешение ЦИФРОВОГО ПРЕОБРАЗОВАНИЯ
Частота дискретизации 10 бит
4 ГГЦ/с
Одновременно на каждом канале
ГЕНЕРАЦИЯ ТАКТОВЫХ сигналов АЦП
Источник тактовых сигналов: внутренний/внешний
Встроенная программируемая система PLL обеспечивает генерацию тактовых импульсов на основной плате от внутреннего (гетеродин 50 МГц) или внешнего (разъем CLK-IN на передней панели) эталона
ЦИФРОВОЙ вход/выход CLK-IN (AMP Modu II)
Дифференциальные входные тактовые импульсы переменного тока LVDS, ECL, PECL, LVPECL, CML (одноканальный NIM/ TTL доступен через адаптер CAEN)
Требуется дрожание<100 ppm/мин
ПОНИЖАЮЩИЙ сигнал (AMP Modu II)
Синхронизирующий выход LVDS с подключением к постоянному току для многоплатной синхронизации.
Цифровой выход локального триггера (LEMO)
NIM/TTL, Rt = 50 Ом
Вход TRG (LEMO)
Цифровой вход внешнего триггера
NIM/TTL, Zin = 50 Ом-Цифровой вход для синхронизации/ЗАПУСКА (LEMO) на передней панели
NIM/TTL, Zin = 50 Ом
ПАМЯТЬ ДЛЯ СБОРА ДАННЫХ
7,2 МС/ч (1,9 мс при 4 ГС/с) или 57,6 МС/ч (15 мс при 4 ГС/с) Для буфера с несколькими событиями, который делится на 1 ÷ 1024 буфера
Независимый доступ для чтения и записи
Программируемый размер события и время до/после запуска
Источник срабатывания триггера
Самовоспроизведение: канал превышает/не достигает порогового значения для генерации общего триггера
Внешний триггер: Общий с помощью встроенного разъема TRG
Программный триггер: Общий с помощью отметки времени запуска программного обеспечения
Запись формы сигнала: 31-битный счетчик, разрешение 16 нс, диапазон 17 с; 48-битное расширение с помощью встроенного ПО
Распространение триггера
Цифровой выход TRG-OUT
Распространение тактовой частоты СИНХРОНИЗАЦИИ
Последовательная цепь: разъемы CLK-IN/CLK-OUT
Соотношение "один ко многим": распределение тактовых импульсов от DT4700 на разъеме CLK-IN
Компенсация задержки синхронизации по кабелю синхронизации
Запуск/остановка синхронизации с помощью цифрового ввода/вывода (вход S-IN или TRG-IN, выход TRG-OUT), выравнивание временных меток
С помощью входного разъема S-IN
КОНТРОЛЛЕР АЦП И ПАМЯТИ FPGA
Четыре Altera Cyclone III EP3C16
АНАЛОГОВЫЙ МОНИТОР
12-разрядный/125 МГц ЦАП с выходом, управляемым ПЛИС, с четырьмя режимами работы:
Тестовые импульсы: генератор линейной частоты 1 Vpp
Основной сигнал: пропорционален количеству каналов ниже/выше порогового значения (с шагом 125 мВ).
Сигнал занятости памяти: пропорционален занятости буфера для нескольких событий (1 буфер ~ 1 мВ)
Уровень напряжения: программируемый уровень выходного напряжения
Вход/выход LVDS
16 универсальных устройств ввода-вывода LVDS, управляемых с помощью ПЛИС
Можно запрограммировать функции "Занято", "Готово к передаче данных", "Заполнена память", "Индивидуальный вывод данных" и другие
С каждым триггером можно связать шаблон ввода-вывода LVDS в качестве маркера события
ИНТЕРФЕЙС СВЯЗИ VME
Совместимый с VME64X
Режим передачи данных: BLT32, MBLT64 (70 МБ/с с использованием моста CAEN), CBLT32/64, 2eVME, 2eSST (до 200 МБ/с) по оптическому каналу
Фирменный протокол CAEN CONET, скорость передачи данных до 80 МБ/с
Возможность последовательного подключения: к одному контроллеру оптической линии связи можно подключить до 8/32 модулей АЦП (мод.A2818/A3818).
ВСТРОЕННОЕ ПО для записи сигналов
Бесплатное встроенное по для записи сигналов
Обновления
Встроенное по может быть обновлено по оптическому каналу связи или через VMEbus
Библиотеки ПРОГРАММНОГО обеспечения
Библиотеки C и LabVIEW общего назначения
Программное обеспечение для считывания данных
Инструменты настройки CAEN Wavedump
CAEN Upgrader для обновления встроенного по
Прямой регистр R/W
Примеры кодов
ПОТРЕБЛЯЕМАЯ МОЩНОСТЬ
6,5 А при +5 В
200 мА при +12 В
300 мА при -12 В
Основные атрибуты | |
---|---|
Производитель | Cyclone |
- Цена: Цену уточняйте